Ejecución de aplicaciones multihilo sobre sistemas en FPGA con aceleradores hardware descritos en CUDA

Sánchez de Rojas Méndez, Pablo (2015). Ejecución de aplicaciones multihilo sobre sistemas en FPGA con aceleradores hardware descritos en CUDA. Proyecto Fin de Carrera / Trabajo Fin de Grado, E.T.S.I. Industriales (UPM), Madrid, España.

Descripción

Título: Ejecución de aplicaciones multihilo sobre sistemas en FPGA con aceleradores hardware descritos en CUDA
Autor/es:
  • Sánchez de Rojas Méndez, Pablo
Director/es:
  • Torre Arnanz, Eduardo de la
  • Mora de Sambricio, Javier
Tipo de Documento: Proyecto Fin de Carrera/Grado
Fecha: Septiembre 2015
Materias:
Palabras Clave Informales: FASTCUDA, electrónica, digital, hardware, FPGA, CUDA, heterogéneo, procesamiento paralelo, scheduler, planificador, kernel
Escuela: E.T.S.I. Industriales (UPM)
Departamento: Automática, Ingeniería Eléctrica y Electrónica e Informática Industrial
Licencias Creative Commons: Reconocimiento - Sin obra derivada - No comercial

Texto completo

[img]
Vista Previa
PDF (Document Portable Format) - Se necesita un visor de ficheros PDF, como GSview, Xpdf o Adobe Acrobat Reader
Descargar (4MB) | Vista Previa

Resumen

El trabajo del presente PFC se enmarca dentro de FASTCUDA, un proyecto europeo que involucra a diferentes organizaciones y centros de investigación de varios países de Europa, entre los que se encuentra el Centro de Electrónica Industrial. Para aprovechar el incremento del número de transistores y no ver frenado el crecimiento de la capacidad de procesamiento de los sistemas integrados debido al estancamiento de la frecuencia de reloj del sistema hay que recurrir a soluciones que pasan por nuevos paradigmas de diseño. El proyecto FASTCUDA surge como respuesta a los retos actuales del diseño de sistemas electrónicos integrados, y combina varios acercamientos diferentes a esta problemática como son el codiseño hardware-software o los sistemas paralelos heterogéneos.

Proyectos asociados

TipoCódigoAcrónimoResponsableTítulo
FP7286770FASTCUDAIngeniería de Sistemas Intensivos en SoftwareOpen Source FPGA Accelerator & Hardware Software Codesign Toolset for CUDA Kernels

Más información

ID de Registro: 43483
Identificador DC: http://oa.upm.es/43483/
Identificador OAI: oai:oa.upm.es:43483
Depositado por: Pablo Sánchez de Rojas Méndez
Depositado el: 13 Oct 2016 07:39
Ultima Modificación: 13 Oct 2016 07:39
  • Open Access
  • Open Access
  • Sherpa-Romeo
    Compruebe si la revista anglosajona en la que ha publicado un artículo permite también su publicación en abierto.
  • Dulcinea
    Compruebe si la revista española en la que ha publicado un artículo permite también su publicación en abierto.
  • Recolecta
  • e-ciencia
  • Observatorio I+D+i UPM
  • OpenCourseWare UPM