eprintid: 21438 rev_number: 21 eprint_status: archive userid: 2544 dir: disk0/00/02/14/38 datestamp: 2013-10-28 09:31:24 lastmod: 2022-05-25 13:54:55 status_changed: 2022-05-25 13:54:55 type: other metadata_visibility: show item_issues_count: 0 creators_name: Jiménez García, Édgar contributors_name: Garrido González, Matías J. title: Diseño y test VHDL de un cambiador de formato para ver TV3D en un televisor convencional ispublished: pub subjects: informatica abstract: La difusión de TV3D actual utiliza formatos como el Side-by-Side o Top-and-Bottom, en los que cada par de imágenes, correspondiente a las vistas de los ojos derecho e izquierdo, se encapsula con la mitad de la resolución espacial en una sola imagen. Estas imágenes se muestran de manera casi simultánea de forma que el ojo humano compone una imagen con profundidad que se asemeja a la visión binocular natural. Desde hace un par de años las principales plataformas de televisión han empezado a crear canales con contenido 3D. La televisión 3D (TV3D) se ha introducido en los hogares gracias a los televisores estereoscópicos. Estos televisores, que son compatibles con los formatos antes mencionados, extraen de cada imagen sus dos vistas, recuperan la resolución original y presentan cada vista alternativamente en la pantalla, generando al mismo tiempo una señal de sincronismo para las gafas activas, creando de esta forma la sensación tridimensional de las imágenes. En este PFC se pretende realizar el diseño VHDL de un cambiador de formato que genere en tiempo real la secuencia de imágenes correspondiente a los ojos derecho e izquierdo, con resolución completa, a partir de una secuencia codificada en formato tipo Top-and-Bottom y el banco de test para su prueba. Este circuito se implementará como un periférico del procesador NIOS II de Altera. El diseño podría utilizarse como parte de un sistema que permita la visualización de las actuales emisiones de televisión 3D en un televisor convencional. La tecnología de referencia que se utilizará serán las FPGAs, más concretamente la tarjeta Cyclone III FPGA Starter Kit (EP3C25 FPGA) de Altera, junto a una tarjeta de ampliación de Microtronix con entrada y salida HDMI para video y audio. Además se pretende crear la documentación necesaria para el desarrollo de futuros trabajos relacionados con la televisión 3D. ABSTRACT Current TV3D broadcasting uses formats as Side-by-Side or Top-and-Bottom, where every single pair of images, corresponding to left and right eyes views, are encapsulated with half spatial resolution in one single image. These images are almost simultaneously displayed so that the human eye forms an image with depth resembling naturally binocular vision. From a couple of years the major TV platforms have begun to create 3D content channels. 3D Television (3DTV) has been introduced in homes through stereoscopic televisions. These televisions, which are compatible with the above formats, each image is extracted from the two views, and recover the original resolution and displays alternately each view in screen, while generating a synchronization signal for active glasses, thereby creating the three-dimensional sensation of the images. The main objective in this PFC is to make the design of an exchanger VHDL format in real time to generate the image sequence corresponding to the right and left eyes, with full resolution from an encoded sequence type format Top-and-Bottom and test bench for testing. This circuit is implemented as a Altera NIOS II processor peripheral.The design could be used as part of a system enabling the display of current television broadcasts 3D on a conventional television. The reference technology that will be use are FPGAs, more specifically Cyclone III FPGA Starter Card Kit (EP3C25 FPGA) Altera, along with an expansion card Microtronix with HDMI input and output video and audio. It also aims to create documentation for the development of future works related to 3D TV. date: 2013-01-08 date_type: published full_text_status: public place_of_pub: Madrid institution: E_Telecomunicacion department: Sistemas_Electronicos referencetext: 1. European Broadcasting Union. Digital Video Broadcasting (DVB);Frame Compatible Plano-Stereoscopic 3DTV (DVB-3DTV). DVB. [Online] Febrero 2011. Documento técnico de especificaciones para el desarrollo de sistemas para servicios de televisión 3D estereoscópica. http://www.dvb.org/technology/standards/a154_DVB-3DTV_Spec.pdf. 2. Altera Corporation (01). Nios II Processor Reference Handbook. Altera. [Online] Mayo 2011. Manual de referencia del procesador NIOS II de Altera. http://www.altera.com/literature/hb/nios2/n2cpu_nii5v1.pdf. 3. Altera Corporation (02). Cyclone III Device Handbook Volumen 1. Altera. [Online] Diciembre 2011. Manual de la tarjeta Ciclone III de Altera. Volumen I. http://www.altera.com/literature/hb/cyc3/cyc3_ciii5v1.pdf. 4. Altera Corporation (03). Cyclone III Device Handbook Volumen 2. Altera. [Online] Diciembre 2011. Manual de la tarjeta Ciclone III de Altera. Volumen II. http://www.altera.com/literature/hb/cyc3/cyc3_ciii5v2.pdf. 5. Altera Corporation (04). My first FPGA design tutorial. Altera. [Online] Julio 2008. Un breve tutorial para aprender a implementar un sencillo diseño hardware sobre la FPGA de Altera. http://www.altera.com/literature/tt/tt_my_first_fpga.pdf. 6. Altera Corporation (05). My first NIOS II software tutorial. Altera. [Online] Enero 2010. Un breve tutorial en el que se desarrolla un pequeño programa en C para el microprocesador de Altera NIOS II. http://www.altera.com/literature/tt/tt_my_first_nios_sw.pdf. 7. Altera Corporation (06). Nios II Hardware Development Tutorial. Altera. [Online] Mayo 2011. Tutorial en el que se desarrolla un sistema completo basado en el microprocesador NIOS II de Altera y se crea un software para dicho sistema. http://www.altera.com/literature/tt/tt_nios2_hardware_tutorial.pdf. 8. Altera Corporation (07). Nios II System Architect Design Tutorial. Altera. [Online] Junio 2011. Tutorial en el que se implementa un diseño completo hardware/software basado en el microprocesador NIOS II de Altera. http://www.altera.com/literature/tt/tt_nios2_system_architect.pdf. 9. Altera Corporation (09). Qsys System Design Tutorial. Altera. [Online] Abril 2011. Un tutorial sobre diseño de un sistema QSYS y creación de un testbench para la simulación y prueba.. http://www.altera.com/literature/tt/tt_qsys_intro.pdf. 10. Altera Corporation (10). Quartus II Handbook Version 11.0 Volume I: Design and Synthesis. Section II. System design with Qsys. Altera. [Online] 11, Mayo 2011. Manual de la herramienta Quartus II de Altera. http://www.altera.com.cn/literature/hb/qts/qsys_section.pdf. 11. Altera Corporation (08). Video and Image Processing Suite User Guide. Altera. [Online] Febrero 2012. Guía de usuario sobre los IP's de procesamiento de viedo e imágenes para los diferentes dispositivos lógicos de Altera. http://www.altera.com/literature/ug/ug_vip.pdf. 12. Altera Corporation (11). Avalon Interface Specifications. Altera. [Online] Mayo 2011. Descripción de todas las interfaces de comunicación Avalon de Altera. http://www.altera.com/literature/manual/mnl_avalon_spec.pdf. 13. Altera Corporation (12). SCFIFO and DCFIFO Megafunctions. Altera. [Online] Febrero 2012. Descripción de las megafunciones de memoria FIFO de Altera para su implementación en los dispositivos lógicos. http://www.altera.com/literature/ug/ug_fifo.pdf. 14. VV.AA. Televisión 3D. Wikipedia. [Online] Julio 2012. Entrada sobre generalidades de la televisión 3D. http://es.wikipedia.org/wiki/Televisi%C3%B3n_3D. 15. Vogel, Rob de. 3D and the future of television. www.birdseyeholding.com. [Online] Junio 2010. Whitepaper que resume los principales conceptos sobre el impacto de la industria 3D y explica conceptos básicos sobre el tema. http://www.bexel.com/Uploads/Whitepaper-3D-and-TV-ixf393.pdf. 16. Electronics Industries Alliance. A DTV Profile for Uncompressed High Speed Digital Interfaces. 2002. Estandares para el formato de video en alta definición. 17. Hua, Hong. Stereoscopic Displays. The University of Arizona. [Online] Junio 2004. Informe del Optical Sciences Centre de la Universidad de Arizona sobre los dispositivos que permiten la visualización estereoscópica. http://3dvis.optics.arizona.edu/publications/pdf/Stereoscopic_displays_Hua.pdf. 18. Microtronix. Microtronix HDMI Receiver / Transmitter HSMC Daughter Card User Manual. www.microtronix.com. [Online] 1.1, Julio 2008. Manual de usuario de la tarjeta de Microtronix. http://www.microtronix.com/downloads. rights: by-nc-nd citation: Jiménez García, Édgar (2013). Diseño y test VHDL de un cambiador de formato para ver TV3D en un televisor convencional. Proyecto Fin de Carrera / Trabajo Fin de Grado, E.U.I.T. Telecomunicación (UPM) , Madrid. document_url: https://oa.upm.es/21438/1/PFC_EDGAR_JIMENEZ_GARCIA.pdf